GNSS接收机开发平台采用ARM处理器+FPGA+射频模块的架构,适用于卫星导航基带信号处理和定位解算系统的设计开发。可支持北斗B1、GPS L1、GLONASS L1、Galileo E1频点接收机的设计开发,升级型平台可支持925MHz~2175MHz信号处理,可覆盖全频段的GNSS信号。
GNSS接收机开发平台基于GNSS卫星导航教学而研发,将卫星导航信号处理流程分解到不同实验中,并采用射频、基带信号处理、定位解算三部分分离的软硬件平台,使学生能通过该平台快速了解和掌握卫星导航的基本原理及接收机的基本框架。此外,FPGA+ARM架构使该平台拥有很好的扩展性能,适合EDA实验及课程设计、各类数字信号处理、工业控制等不同应用。
GNSS接收机开发平台性能指标:
ARM核心板:以STM32F205ZE处理器为核心,拥有两路RS232电平串口和两路TTL电平串口输出;
FPGA核心板:FPGA芯片采用Altera公司CycloneIII系列的EP3C55F484,核心板预留120个通用I/O引脚和16个全局时钟引脚;
射频板:以MAX2769为核心器件,均预留SPI配置接口,双射频板两路信号独立,可配置成北斗B1、GPS L1、GLONASS L1、Galileo E1等频点。