LTC6950采用了凌力尔特专有的EZSyncTM输出同步方法,该方法可简单、有效地边沿同步来自一个芯片或多个芯片的多个输出。EZSync同步通过以宽松的定时要求确定一个公共CMOS输入来对准上升沿。另外,EZSync同步还可用于在那些启用了该功能的器件之时钟分频器输出之间产生可重复和确定的相位关系。
LTC6950内部的锁相环(PLL)因其具有一个–226dBc/Hz归一化带内相位噪声层(或品质因数)和异常低的-274dBc/Hz归一化1/f相位噪声(其在通过时钟分频部分时保持完好无损)而大放异彩。这些规格指标确保设计师能够充分利用被LTC6950锁定的外部振荡器之良好相位噪声表现,并提供此类器件中*的抖动性能。
为了简化LTC6950的设计过程,凌力尔特免费提供了ClockWizardTM仿真及设计工具。使用ClockWizardGUI时,点击一下按钮,就可找到环路滤波器组件值,该工具还可准确地预测单个输出的相位噪声和抖动,从而帮助设计师在设计和调试阶段做出正确选择。
LTC6950规定在–40°C至105°C的整个工作结温范围内工作,采用5mmx9mm48引线塑料QFN封装。LTC6950的千片批购价为每片9.95美元,
性能概要:LTC6950
低相位噪声及抖动
附加抖动:18fsRMS(12kHz至20MHz)
附加抖动:85fsRMS(10Hz至奈奎斯特频率)
EZSyncTM多芯片时钟边沿同步
具时钟指示信号的完整PLL内核
–226dBc/Hz归一化带内噪声层
–274dBc/Hz归一化1/f相位噪声
1.4GHzzui高VCO输入频率
4个独立和低噪声1.4GHzLVPECL输出
一个LVDS/CMOS可配置输出
5个可独立地编程的分压器(涵盖从1至63的所有整数)
5种可独立地编程的VCO时钟周期延迟(涵盖从0到63的所有整数)
–40°C至105°C工作结温范围
上一篇:JCE电流传感器在变频器中的应用
下一篇:发展机器视觉技术不可忽视的四要点
免责声明
- 凡本网注明"来源:智能制造网"的所有作品,版权均属于智能制造网,转载请必须注明智能制造网,https://www.gkzhan.com。违反者本网将追究相关法律责任。
- 企业发布的公司新闻、技术文章、资料下载等内容,如涉及侵权、违规遭投诉的,一律由发布企业自行承担责任,本网有权删除内容并追溯责任。
- 本网转载并注明自其它来源的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品来源,并自负版权等法律责任。
- 如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。
2025第十一届中国国际机电产品交易会 暨先进制造业博览会
展会城市:合肥市展会时间:2025-09-20