IDT公司(IDT)近日宣布推出全新版本的VersaClock5可编程时钟发生器,新产品具有内置的晶体,可以用一种更简单、更具成本效益的方式来实现电子系统的时序。5P49V5933和5P49V5935可提供IDT公司VersaClock5时钟发生器的创新功能,同时通过晶体的集成可减少电路板空间和成本。采用这种集成式的频率源,设计师在他们的设计中不需再使用外置晶体,因而也省去了与频率调整相关的投入。
VersaClock5可编程时序器件使用竞争对手一半的功率便可提供优异的抖动性能,并能提供通用的输出对,可独立配置为LVDS、LVPECL、HCSL或双路LVCMOS。多路输出时序方案使系统组件具有*的设计灵活性,非常适合于成本敏感、低功耗的消费类电子、以及低抖动的通信应用。晶体的集成有效地把这些器件转换为可编程晶体振荡器,并且在设计中可以省去甚至更多的组件。
IDT公司多重市场时序产品部总KrisRausch介绍说:“通过把一个晶体集成到我们的VersaClock5器件,我们已经开发出具有多种客户优势的*和创新的时序产品。设计团队能够得到原先VersaClock5的所有优点,如出色的抖动和功率性能,同时也因不再需要进行晶体设计而进一步节约了时间和成本。”
5P49V5933zui多可以生成两个输出频率,而5P49V5935则可产生多达四个输出频率,这些器件采用紧凑型4×4mm封装。通过与其他高性能互连方案协同工作,这些器件令人印象深刻的700fs均方根(RMS)相位抖动性能可使客户达到1G/10G以太网和PCIExpressGen1,2,3的要求,并满足SoC和FPGA的时钟产生要求。该系列器件仅仅有30mA的低内核电流消耗。
VersaClock5可编程时序器件使用竞争对手一半的功率便可提供优异的抖动性能,并能提供通用的输出对,可独立配置为LVDS、LVPECL、HCSL或双路LVCMOS。多路输出时序方案使系统组件具有*的设计灵活性,非常适合于成本敏感、低功耗的消费类电子、以及低抖动的通信应用。晶体的集成有效地把这些器件转换为可编程晶体振荡器,并且在设计中可以省去甚至更多的组件。
IDT公司多重市场时序产品部总KrisRausch介绍说:“通过把一个晶体集成到我们的VersaClock5器件,我们已经开发出具有多种客户优势的*和创新的时序产品。设计团队能够得到原先VersaClock5的所有优点,如出色的抖动和功率性能,同时也因不再需要进行晶体设计而进一步节约了时间和成本。”
5P49V5933zui多可以生成两个输出频率,而5P49V5935则可产生多达四个输出频率,这些器件采用紧凑型4×4mm封装。通过与其他高性能互连方案协同工作,这些器件令人印象深刻的700fs均方根(RMS)相位抖动性能可使客户达到1G/10G以太网和PCIExpressGen1,2,3的要求,并满足SoC和FPGA的时钟产生要求。该系列器件仅仅有30mA的低内核电流消耗。
全年征稿/资讯合作
联系邮箱:1271141964@qq.com
免责声明
- 凡本网注明"来源:智能制造网"的所有作品,版权均属于智能制造网,转载请必须注明智能制造网,https://www.gkzhan.com。违反者本网将追究相关法律责任。
- 企业发布的公司新闻、技术文章、资料下载等内容,如涉及侵权、违规遭投诉的,一律由发布企业自行承担责任,本网有权删除内容并追溯责任。
- 本网转载并注明自其它来源的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品来源,并自负版权等法律责任。
- 如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。
2025第十一届中国国际机电产品交易会 暨先进制造业博览会
展会城市:合肥市展会时间:2025-09-20